7 votos

Cascada de la lógica de los inversores

En esta hoja de datos el diagrama de la lógica muestra tres inversores en cascada para conseguir una simple inversión de la función.

enter image description here

Así que eso significaría que usted tiene tres PMOS-NMOS pares en la sucesión. ¿Por qué esto es mejor que los dos MOSFET inversor?

15voto

Jonah Katz Puntos 128

Lógicamente, no hay diferencia entre uno o tres de los inversores, pero...

Este tipo de búfer está hecho a la unidad de una carga más grande de un solo inversor, y esto tiene que ver con la velocidad. El problema es que un CMOS de la puerta puede conducir una corriente proporcional a la anchura de su cauce: para duplicar el ancho de canal, usted será capaz de cargar un condensador de dos veces más rápido.

Así que, ¿por qué no sólo tiene que utilizar muy amplia transistores de tener la más alta actual?

Porque, si el doble de la anchura del canal, también el doble de la capacitancia de entrada de la puerta, por lo que la etapa antes de que se tome el doble del tiempo de la unidad de la puerta. Por lo que necesita una puerta que tiene el mínimo posible de la entrada de la capacitancia, a pesar de tener tanto como la conducción de la fuerza como sea posible.

Esta se obtiene en cascada de varios inversores (los más elementales CMOS de la puerta) con el aumento de la anchura del canal, de manera que la primera tiene la información necesaria de la capacitancia y la última es la conducción de la fuerza.

El compromiso ahora es que cada inversor tiene también una cantidad fija de latencia, por lo que no se resuelve sólo en cascada muchos inversores. Hay fórmulas específicas, también se describe en Rabaey-Chandrakasan-Nikolic libro sobre diseño de circuitos integrados (caro, pero muy bueno!).

Así que, en breve

Es para la obtención del derecho de la conducción de la fuerza, el derecho de entrada de la capacitancia y la latencia más baja.

4voto

Nick Puntos 3061

Que se llama super búfer. Proporciona una alta capacidad de corriente en la salida, mantiene una baja capacitancia de entrada, y trata de minimizar el retardo total, que progresivamente de tamaño de los inversores (grandes hacia la salida).

Referencias: Un, B, C, D.

1voto

aryeh Puntos 1594

Un inversor CMOS puede ser tan poco como un Canal N + P-Canal de par a par, como se muestra esquemáticamente en este Una serie CMOS CD4069 hex inversor

De la serie B y otros más tarde CMOS fueron guardadas o tenían otras "cosas" en la ruta de señal. Y hasta la Una de la serie diagrama es la representación y no muestra exactamente lo que sucede en el interior". De modo que podemos tener más de dos MOSFT transistores, incluso en un solo inversor. Su ejemplo es uno de ellos.

La razón habitual para aumentar la complejidad de un simple transistor par es "buffering". El par de salida se han corriente de alta capacidad de la unidad. El inpu par puede ser optimizado para obtener o alta o baja el umbral de la puerta de tensión, etc. Uno tiene uno extra inversor necesita de otro para mantener neto de la inversión.

En los circuitos externos extra inversores de la serie puede ser añadido para dar mayor retardo de propagación - no es un requisito de aquí.

i-Ciencias.com

I-Ciencias es una comunidad de estudiantes y amantes de la ciencia en la que puedes resolver tus problemas y dudas.
Puedes consultar las preguntas de otros usuarios, hacer tus propias preguntas o resolver las de los demás.

Powered by:

X