Anteriormente, he diseñado un PCB de la incorporación de este ADC chip. Tiene un bus digital de 10 señales algunas de las cuales son de 40MHz.
Ahora mismo tenemos cuatro capas de PCB y el ADC está conectado directamente a un Spartan-S6 FPGA con ~1.5" huellas, corriendo sobre un plano de tierra. El sistema está funcionando bien como es, a pesar de mi 0 conocimiento de digital de alta velocidad de diseño.
Ahora, sin embargo, tenemos que separar el ADC y FPGA en dos PCBs. Así que vamos a necesitar 10 señales digitales (40 MHz) que viajan 10". Yo prefiero minimizar la radiación del cable. La alta impedancia de las entradas del ADC ya están apantallados, pero creo que EMI es importante continuamente considerar.
Preguntas:
- ¿Qué tipo de conector/cable de la asamblea para su uso? El mundo de los conectores es abrumador para mí. Son IDC de los cables de cinta suficiente a 40 mhz? Necesito 50-ohm líneas de transmisión? Los de fantasía mini-coaxial cintas? Puedo usar algo estándar de la industria de pre-ensambladas, y no le costará una fortuna?
- Mi FPGA (y especialmente el ADC) incluso ser capaz de conducir el 10 por cable"? La lógica es de 3.3 V niveles. El ADC hoja de datos estoy bastante seguro de no mencionar siquiera la unidad de fuerza. Sin embargo en el momento en que sección se especifican 100Kohm de carga de las salidas.
- Necesito para modificar el diseño de otros que simplemente la sustitución de la conexión directa con un cable más largo? ¿Cuánto necesito saber acerca de las líneas de transmisión con el fin de resolver este problema? Por ejemplo, he escuchado a la gente hablar acerca de la terminación de la FPGA señales de ser importante.
Sé que SE odia amplio preguntas... pero todavía estoy subiendo en mi EE educación -- hasta ahora esto es lo más complicado que he trabajado.