Hace algún tiempo tuve que implementar un chip CMOS (65 nm) filtro de paso bajo (de primer orden) con muy baja frecuencia de corte (inferior a 100 mhz). He utilizado el PMOS pseudo resistencias y momcap, y tenía que revisar todos los rincones para asegurarse de que el cutoff freq es lo suficientemente baja. Obviamente, la salida de este filtro se alimenta de la puerta de otro transistor MOS. Sin embargo, el PDK no incluyen la puerta de la corriente de fuga, por lo que utiliza los dispositivos IO con grandes V (y otros trucos para resolver la tensión margen de cuestiones) en la esperanza de más baja posible de la corriente de fuga. Pero eso no ayuda mucho, y el CC de la caída de voltaje a través de la pseudo resistencias de hecho serios problemas.
Me pregunto si alguien tiene experiencia en el diseño de la en-viruta, de muy baja frecuencia, filtros, donde la corriente de fuga está presente en el proceso.