6 votos

Diferencia entre enterrado fotodiodo y cubrió a fotodiodo

¿Cuál es la diferencia entre fotodiodo enterrado y fotodiodo fijado? Entiendo que el P + / N/P estructura donde las capas P + y P tienen el mismo potencial es el fotodiodo fijado. ¿Qué es el fotodiodo enterrado?

5voto

user13107 Puntos 313

Este es un malentendido común indebidamente conjunto de terminologías.

En primer lugar, estas no son Fotodiodos PIN - que destaca por la P - Intrínseca - N. Estos tienen grandes agotamiento de las regiones de mayor internos QE (Eficiencia Cuántica) y rápida respuesta. Usted no puede hacer una matriz con este diseño, aunque.

La fijación, se refiere a fermi-nivel de fijación o clavos a un cierto nivel de voltaje. O también el hecho de forzar o de prevención de fermi/nivel de voltaje de movimiento en energía en el espacio.

Usted puede obtener estado de la superficie de fijación de la colgantes Si/SiO2 bonos de proporcionar la interceptación de los centros. Un enterrados PD (Fotodiodo) tiene un poco de implante que las fuerzas de los portadores de carga lejos de estos superficie trampas. La Si/SiO2 superficie contribuye a un aumento de la fuga (de la corriente oscura) y el ruido (especialmente de ruido 1/f de trampeo/de interceptación). Tan confusamente enterrados PD evita la fijación de fermi de nivel en la superficie.

Fija la EP es por necesidad un enterrados PD, pero no todos enterrado PD están anclados. El primero Cubrió la DP fue inventado por Teranishi en Sony y se utiliza en ILT CCD EP, estos mismos EP que se utilizan en la mayoría de los sensores CMOS se construyen hoy en día.

Fija la EP está diseñado para tener la colección región agotan cuando reinicio. COMO el PD agota que se desconecta del circuito de lectura y si se diseñan adecuadamente para drenar toda la carga de la colección de la región (el logro de completar la transferencia de la carga). Y muy interesante el efecto secundario es que la capacitancia de la DP gotas efectivamente cero y, por tanto, la KTC ruido \$ q_n = sqrt(KTC) \$ también va a cero. Cuando se diseño el agotamiento de la DP a agotar en un cierto voltaje se están fijando que la DP a la tensión. Que es donde el término viene de.

i-Ciencias.com

I-Ciencias es una comunidad de estudiantes y amantes de la ciencia en la que puedes resolver tus problemas y dudas.
Puedes consultar las preguntas de otros usuarios, hacer tus propias preguntas o resolver las de los demás.

Powered by:

X