11 votos

Los TELEVISORES de Diodo de Diseño

Tengo dos DB37 conectores en mi tablero que se conectan a un CPLD. Todas estas conexiones/señales de entradas para el dispositivo.

Para proteger de la ESD estoy usando Diodos TVS ESD9C3.3ST5G. Tengo la junta directiva así:

DB37 -> Diodos -> resistencia pull-up -> CPLD.

El 1K pullups son para un propósito diferente y no están relacionados con la protección de ESD. Mi PCB de 4 capas con el siguiente stackup:

  1. Las señales de
  2. Suelo
  3. 3.3 V
  4. Las señales de

Los diodos se conectan a la tierra usando un a través de. La traza de la vía es grueso más grueso que el rastro a la CPLD. El plano de tierra es completamente intacta, con la excepción de taladro y almohadillas de las vias. Supongo que esto protege contra al menos un poco de ESD. Pero, ¿qué debo hacer? Este no es un dispositivo comercial y va a ser utilizado internamente, sin embargo necesito que sea fiable.

  1. Una de las cosas que yo pensaba que era para añadir una resistencia en serie (22 Ohmios o menos) entre el diodo y el CPLD. Sin embargo, como todos los pines de la FPGA son entradas así que ya estás de alta impedancia. La EDS debe ir hacia la tierra a través de los TELEVISORES de diodo. Es mi suposición correcta?
  2. También he leído que la adición de un capacitor en paralelo con el diodo pueden ayudar. Mis señales no son de alta velocidad, así que esto no debería distorsionar de ellos mucho. Sin embargo, tenga en cuenta que voy a tener que 74 de estas tapas como yo 74 señales. Así que antes de irme y agrega estas yo quería saber si esto valía la pena.

Aquí está un primer plano de la distribución:

enter image description here

Finalmente, una última pregunta - la descrita anteriormente a la entrada de mi consejo. La salida es similar en el sentido de que tengo otros dos DB37 conectores y un CPLD. En este caso, el CPLD las patillas son las salidas.

El diseño es tal que así: CPLD -> MOSFET -> DB37

En este caso, yo no tengo ningún tipo de diodos. Sin embargo, como he leído recientemente, MOSFETs son mucho más sensibles a ESD de otros dispositivos, debo agregar diodos aquí así? El MOSFET de drenaje está conectado a la DB37. Este DB37 está conectado a la entrada del lado DB37 descrito anteriormente.

Si un MOSFET, es de drenaje a la fuente de la resistencia sería muy bajo. Y como tal, esto podría ser una ruta atractiva para el ESD lucio a ir a través de, en lugar de la de los TELEVISORES de los diodos en el otro extremo. Estoy en lo correcto que debo añadir TELEVISORES de diodos aquí así? Si es así, ¡oh niño, 72 más diodos!

12voto

RelaXNow Puntos 1164

El TVSs en las entradas tiene sentido y su diseño parece razonable. La pregunta es ¿qué tan lejos quieres ir a conseguir lo que el nivel de protección? Es una probabilidad de juego. Sólo el TVSs debe tomar el cuidado de la mayoría de ESD eventos.

Si quieres ir un poco más lejos, poner una resistencia en serie con cada entrada antes de la TV, no entre la TV y el CPLD. Esto le da a la de los TELEVISORES de algunos mínimo garantizado de la resistencia al trabajar contra. Yendo aún más lejos, añadir un poco de capacitancia a través de los TELEVISORES. Que ralentizará en los bordes de muy rápido picos de modo que los TELEVISORES pueden capturar de manera efectiva. Y así, con cada nivel de mayor complejidad en la disminución de la probabilidad de un hecho dañoso se encuentra aún más.

Sólo usted sabe lo que el entorno de estas juntas será en el costo de la extra de espacio en la placa, y el costo de la falla.

i-Ciencias.com

I-Ciencias es una comunidad de estudiantes y amantes de la ciencia en la que puedes resolver tus problemas y dudas.
Puedes consultar las preguntas de otros usuarios, hacer tus propias preguntas o resolver las de los demás.

Powered by:

X