Has creado lo que se llama una "condición de carrera". Esperas que el pin 2 (trigger) se ponga alto antes que el pin 4 (reset), para que el chip permanezca en reset hasta que el trigger vuelva a caer por debajo de 1/3 de Vcc, 5 segundos después. Pero efectivamente se ponen en alto al mismo tiempo, y no hay garantía de cómo se comportará el chip en ese caso.
Tienes que añadir un circuito RC al pin 4 para que definitivamente suba más despacio que el pin 2.
Desgraciadamente, la hoja de datos típica del 555 no especifica un tiempo de "recuperación de reinicio", pero yo supondría que algo del orden de 1 µs sería más que suficiente. Tampoco especifica nada sobre V IH o V IL para el pin de reset, que utiliza un transistor PNP en una configuración que no es típica de la mayoría de las formas de lógica. Probablemente utilizaría una constante de tiempo de unos 10 µs y vería qué tal funciona. Usted termina con algo como esto:
simular este circuito - Esquema creado con CircuitLab
En realidad, ahora que lo pienso un poco más, tener el pin 6 atado al pin 2 debería garantizar el comportamiento del circuito de todos modos, independientemente de lo que ocurra en el pin de reset. No estoy seguro de por qué no funciona tu circuito que no es de placa. ¿Estás seguro de que has copiado el circuito exactamente?
0 votos
¿Con qué se conecta? ¿Qué patillas van a qué en el resto del circuito? ¿Qué activa el retardo? ¿Qué es "la cubierta"?
0 votos
@JRE es una señal de impute de un optoacoplador que alimenta exactamente unos 6 a 8 voltios al pin 2 de mi 555 a través de la red rc y es para alimentar un 4081 ic