4 votos

Procedimiento para determinar experimentalmente la disociación de la capacidad?

Estoy buscando una lista de puntos clave de una técnica para determinar experimentalmente a un diseño de desacoplamiento de la capacidad.

Tengo un diseño que estoy trabajando en ese parece ser sensibles a ESD eventos en el campo. Yo no puedo cambiar el diseño de la PCB - pero estoy pensando en hacer una lista de materiales de cambio y sustitución de algunos condensadores de desacoplamiento con TELEVISORES de diodos en los rieles de potencia.

Me gustaría quitar los condensadores y verificar en el laboratorio que el diseño todavía tiene suficiente disociación.

El diseño tiene:

  • FPGA Altera Cyclone (32.768 MHz)
  • PIC de Microchip (Interno OSC - 8MHz)
  • Marvell Ethernet PHY (25MHz)

Tengo un 200MHz DSO alcance en mi laboratorio. ¿Acabo de poner una sonda en un suministro de riel y el gatillo de grandes picos, y si no se desencadena después de ejecutar a través de los peores casos de pruebas, todo va a estar bien?

2voto

ianb Puntos 659

Ok, ignorando su esd problema. Utilizar el ámbito de seguro y una señal de alta frecuencia generador capaz de entregar hasta 1 ghz procedente de 50 ohmios.

Probablemente sería mejor con un analizador de espectro la podría manejar hasta 1 ghz sin embargo.

Inyectar las señales de los pequeños en la lógica de rieles en varios puntos y los puntos débiles será visto por el ámbito de aplicación/analizador. 100 mv p-p va a hacer el trabajo.

También se mueven en el ámbito de aplicación/analizador diferentes puntos durante la inyección. A ver si hay algunas frecuencias que son más propensos a generar más grandes perturbaciones de los demás.

Usted podría incluso ser capaz de instalación de un generador de pulsos para hacer un trabajo similar para el Sig gen. Stick con 100mV aunque para evitar daños.

0voto

http://cp.literature.agilent.com/litweb/pdf/5989-5935EN.pdf

Hay info aquí, y en la Señal y la Integridad de la Potencia Simplificado por Eric Bogatin, que puedo resumir en una fecha posterior. (porque soy perezoso ahora...si alguien quiere limpiar antes de mí, de la comunidad wiki o algo, adelante.)

Básicamente, sin embargo, que el uso de un VNA para el barrido de la frecuencia y registro de la impedancia. Asegúrese de que la impedancia es en virtud de un objetivo de la impedancia de definir más de las frecuencias de interés. En realidad, la determinación del destino de la impedancia es menos trivial(TM). Existen algunas estimaciones/reglas de oro para ayudar a que usted menciona en Bogatin y en Compatibilidad Electromagnética de Ingeniería por Henry Ott (Capítulo 11)

Línea de base: Cuando los interesados en la disociación del condensador eficacia, usted tiene que recordar lo que los condensadores son: dependiente de la frecuencia de impedancias. Tiene sentido, entonces, que usted desea para medir la impedancia de la Entrega de Potencia de la Red (PDN), que a su vez, se describe la capacidad de la PDN para satisfacer transitoria a las demandas actuales y mantener la tensión de alimentación dentro de la ondulación de especificaciones.

i-Ciencias.com

I-Ciencias es una comunidad de estudiantes y amantes de la ciencia en la que puedes resolver tus problemas y dudas.
Puedes consultar las preguntas de otros usuarios, hacer tus propias preguntas o resolver las de los demás.

Powered by:

X