Estoy buscando una lista de puntos clave de una técnica para determinar experimentalmente a un diseño de desacoplamiento de la capacidad.
Tengo un diseño que estoy trabajando en ese parece ser sensibles a ESD eventos en el campo. Yo no puedo cambiar el diseño de la PCB - pero estoy pensando en hacer una lista de materiales de cambio y sustitución de algunos condensadores de desacoplamiento con TELEVISORES de diodos en los rieles de potencia.
Me gustaría quitar los condensadores y verificar en el laboratorio que el diseño todavía tiene suficiente disociación.
El diseño tiene:
- FPGA Altera Cyclone (32.768 MHz)
- PIC de Microchip (Interno OSC - 8MHz)
- Marvell Ethernet PHY (25MHz)
Tengo un 200MHz DSO alcance en mi laboratorio. ¿Acabo de poner una sonda en un suministro de riel y el gatillo de grandes picos, y si no se desencadena después de ejecutar a través de los peores casos de pruebas, todo va a estar bien?