1

3Resp
319Vistas

Generador de reloj ajustable entre 15,5 MHz y 17,4 MHz

Resuelta
Etiquetas :

5

4Resp
5407Vistas

Interfaz serie de dos hilos frente a tres hilos para RTC

Resuelta

22

5Resp
38096Vistas

¿Por qué es preferible el disparo por flancos al disparo por niveles?

Resuelta

1

1Resp
259Vistas

Temporizador 8253 / 82C54, entrada de reloj

Resuelta

24

6Resp
42357Vistas

¿Usando el ATMega328 con el oscilador interno?

Resuelta

3

1Resp
1594Vistas

Generador de relojes con dos inversores: ¿cómo funciona?

Resuelta

1

1Resp
294Vistas

¿Es mejor tener un desvío de reloj negativo?

Resuelta

1

1Resp
424Vistas

El generador de reloj no oscila en la frecuencia del XTAL dado

Resuelta

1

1Resp
247Vistas

Frecuencia de reloj RCC en STM32F103

Resuelta

1

1Resp
88Vistas

Cambio de la frecuencia de reloj de la FPGA en tiempo de ejecución

Resuelta

2

1Resp
104Vistas

Generación de reloj en el pin de la FPGA

Resuelta
Etiquetas :

2

1Resp
692Vistas

¿Cómo puede el pipelining perjudicar la frecuencia del reloj?

Resuelta
Etiquetas :

1

2Resp
396Vistas

Medición del diagrama de ojo de un CLK mediante un osciloscopio

Resuelta

2

3Resp
192Vistas

¿Qué determina el tamaño máximo de la caché de un ordenador?

Resuelta

3

2Resp
2048Vistas

Cómo superar el estiramiento del reloj en I2C

Resuelta
Etiquetas :

i-Ciencias.com

I-Ciencias es una comunidad de estudiantes y amantes de la ciencia en la que puedes resolver tus problemas y dudas.
Puedes consultar las preguntas de otros usuarios, hacer tus propias preguntas o resolver las de los demás.

Powered by:

X